其实DDS与PLL相结合的技术已经有十几二十年的研究历史了。国内学者也在直接数字频率合成技术DDS和锁相频率合成技术PLL上有所研究,设计出了很多基于这理论的信号发生器。文献7介绍了三种DDS和PLL相结合的技术,从原理框图和优缺点对比进行了介绍,并给出了组合实例。文献8-10主要是将直接数字合成技术直接激励锁相频率合成技术所设计出的频率源应用到实际的雷达中,以此检验一个优秀的频率源对雷达性能的影响。文献11-17大部分的文章结构也是先对比直接数字频率合成和锁相频率合成技术的优缺点,接着给出DDS和PLL的组合方式,接着选择DDS直接激励PLL的方式来设计频率源电路。
1.3 课题解决的问题和研究手段
1.3.1 课题内容
频率综合电路的主要任务是为了无线电系统提供所需要求的频率范围以及频率步进的相位噪声较低的高质量频率源。主要方式包括直接模拟频率合成、间接频率合成和直接数字频率合成等几种方式。其中基于集成锁相环的锁相频率合成技术能够很好的选择所需频率信号,抑制杂散分量,这种方法可以避免大量使用滤波器,有利于集成化和小型化。直接数字频率合成技术具有精确的相位和频率分辨力,并且转换快。在这两种技术的优缺点下,我们想要通过使用一种方法,能结合锁相频率合成技术和直接数字频率合成技术,设计并仿真一种具备二者优点的频率综合器,包括控制电路和控制程序的设计。
1.3.2 课题任务要求
一、查阅频率综合技术的相关文献不少于15篇,对比锁相频率源、DDS频率源各自的优势,撰写文献综述,学习射频电路的一般设计方法并初步掌握相关设计软件。
二、完成老师指定外文文献翻译。
四、根据毕业设计任务书要求,设计电路并完成原理仿真,设计PCB电路并考虑屏蔽外壳设计,根据进度安排电路制作和测试。
五、根据设计结果和仿真实验结果撰写毕业设计论文并进行答辩。
1.3.3 课题研究手段
本课题主要是让选题人熟练掌握射频电路设计的相关软件的使用,比如Protel DXP、ADS等,并在这个基础上,完成对一种DDS和PLL相结合的频率综合器进行仿真设计。
1.3.4 课题研究进展计划
第二阶段(4月-5月) 理论分析,计算机仿真设计
第三阶段(5月底) 撰写论文
第四阶段(6月初) 论文答辩
在进展计划这一部分,主要还是以查阅资料为主,在前期的资料收集过程中,主要参考了一些直接数字频率合成和锁相频率合成技术相关的硕士论文和文献,主要了解了直接数字频率合成和锁相频率合成技术的发展历史和研究现状,并且根据别人的仿真流程,设计出自己的大致的想法,同时大概了解直接数字频率合成和锁相频率合成技术的理论值,知道参数应该是什么样子的。在计算机仿真设计的过程中,要多借助参考书,学习相关软件的使用和仿真流程,熟悉软件的操作使用方法, 不断的解决问题和学习知识。最后撰写论文主要就是从所了解的知识背景入手,不断的介绍,最后展示自己的仿真设计结果,并为该类型频率综合器未来的发展进行简单的分析。最终完成论文的撰写。
1.4 本论文内容安排
本文主要介绍了一种通过直接数字频率合成技术(DDS)和锁相环频率合成技术(PLL)相结合的频率综合器的研究与仿真设计。文章内容大致分为四部分,首先对直接数字频率合成技术DDS和锁相环频率合成技术PLL相结合的频率综合器这个课题的研究背景和研究价值进行了介绍,包括介绍了本课题的研究现状,然后结合当下研究现状介绍了本毕业设计将要完成的课题内容和研究方法。第二部分结合课题对设计的指标需求在对比DDS和PLL的优缺点基础之上介绍了本频率综合器的大体原理和所用芯片。第三部分在第二部分的基础上给出了根据原理和芯片所设计的PCB版图。最后一部分探讨了直接数字频率合成技术(DDS)和锁相环频率合成技术(PLL)相结合的频率综合器这项研究的研究和应用前景。最后,对本文整个设计流程进行总结和回顾,同时提出需要进一步研究和改善的问题,并感谢所有的师长对本文的研究提供的帮助。 基于集成锁相环的频率综合电路设计(3):http://www.chuibin.com/tongxin/lunwen_206400.html

